SUBLVDS a MIPI CSI-2 Sensore Immagine Interfaccia Bridge IP soft
Molti processori di segnali di immagine (ISP) o di applicazioni (AP) utilizzano l'interfaccia della telecamera MIPI® (CSI-2) dell'interfaccia della fotocamera 2 (CSI-2) per gli ingressi del sensore di immagine. Tuttavia, alcuni sensori di immagine CMOS ad alta risoluzione utilizzano un formato di uscita di SublVDS proprietario. Il semiconduttore reticolare sublvds al bridge interfaccia del sensore di immagine MIPI CSI-2 IP per semiconduttore reticolare CrossLink ⢠risolve la mancata corrispondenza dell'interfaccia tra il sensore di immagine di output suBLVD e un'interfaccia ISP/AP usando l'interfaccia MIPI CSI-2.
Scarica questo white paper per saperne di più.
Per saperne di più
Inviando questo modulo accetti Lattice Semiconductor Corporation contattandoti con e-mail relative al marketing o per telefono. Si può annullare l'iscrizione in qualsiasi momento. Lattice Semiconductor Corporation siti web e le comunicazioni sono soggette alla loro Informativa sulla privacy.
Richiedendo questa risorsa accetti i nostri termini di utilizzo. Tutti i dati sono protetto dal nostro Informativa sulla Privacy.In caso di ulteriori domande, inviare un'e-mail dataprotection@techpublishhub.com
Categorie Correlate: Comunicazione, Energia, Processori, Sensori di immagine


Altre risorse da Lattice Semiconductor Corporation

Considerazioni sul potere nel design FPGA
Il potere ĆØ sempre stato una considerazione progettuale. Tradizionalmente, tuttavia, una prioritĆ inferiore ĆØ stata assegnata al potere che alla...

CapacitĆ di elaborazione del segnale incorpo...
I nuovi segmenti di mercato stanno guidando sempre più i fornitori di FPGA in competizione per incorporare una più ampia varietĆ di funzionalitĆ...

Gen2 Serial Rapidio e FPGA a basso costo, a b...
PoichƩ i requisiti di larghezza di banda per applicazioni come wireless, wireline e elaborazione medica/imaging continuano a far crescere i proget...