Pratica design CPLD a bassa potenza
Qualsiasi ingegnere coinvolto con prodotti portatili o portatili sa che ridurre al minimo il consumo di energia รจ un requisito assoluto per i progetti di oggi. Ma solo i veterani comprendono i dettagli sottili ma importanti che possono allungare la durata della batteria di un sistema al massimo.
In questo white paper, i semiconduttori si concentrano su come quegli esperti esperti usano dispositivi logici programmabili complessi ultra-potenti (CPLDS) per strizzare ogni ultimo microwatt dai sottosistemi I/O dei loro progetti incorporati.
Scarica per saperne di piรน.
Per saperne di piรน
Inviando questo modulo accetti Lattice Semiconductor Corporation contattandoti con e-mail relative al marketing o per telefono. Si puรฒ annullare l'iscrizione in qualsiasi momento. Lattice Semiconductor Corporation siti web e le comunicazioni sono soggette alla loro Informativa sulla privacy.
Richiedendo questa risorsa accetti i nostri termini di utilizzo. Tutti i dati sono protetto dal nostro Informativa sulla Privacy.In caso di ulteriori domande, inviare un'e-mail dataprotection@techpublishhub.com
Categorie Correlate: Batterie, Componenti, Display, Energia, Incorporato, Industriale, Interruttori, Processori, Relรจ, Resistori


Altre risorse da Lattice Semiconductor Corporation

Tecniche di layout della scheda a basso costo...
I dispositivi logici programmabili (PLD) offrono vantaggi intrinseci di flessibilitร di tempo a market e di progettazione rispetto ai circuiti int...

Considerazioni sul potere nel design FPGA
Il potere รจ sempre stato una considerazione progettuale. Tradizionalmente, tuttavia, una prioritร inferiore รจ stata assegnata al potere che alla...

Gen2 Serial Rapidio e FPGA a basso costo, a b...
Poichรฉ i requisiti di larghezza di banda per applicazioni come wireless, wireline e elaborazione medica/imaging continuano a far crescere i proget...